曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
嵌入式OS--4G手機操作系統
嵌入式硬件設計
Altium Designer Layout高速硬件設計
開發語言/數據庫/軟硬件測試
芯片設計/大規模集成電路VLSI
其他類
Timing-Driven Verilog Synthesisfor High-Performance System-on-Chip Design
   入學要求

        學員學習本課程應具備下列基礎知識:
        ◆ 電路系統的基本概念。

   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
       每期人數限3到5人。
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班)
時序及噪音分析培訓班:2020年3月16日
   實驗設備
     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   最新優惠
       ◆請咨詢客服。
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

Timing-Driven Verilog Synthesis for High-Performance System-on-Chip Design
 

第一階段
Verilog Synthesis

Topic

Course overview; Introduction to synthesis, ASIC&FPGA design flows, technology libraries, wire load modeling; timing constraints, synthesis software overview

Verilog Synthesis I: Data types, numbers, continuous assignments, procedural assignments, combinational logic and flip-flop inferences

Verilog Synthesis II: Operators, if-else and case statements, intentional and unintentional latch inference

Verilog Synthesis III: Synthesis of latches and flip-flops; blocking and nonblocking assignments; synthesis of loops, tasks, functions and parameters; finite state machine design

第二階段
Implementation Technologies and System-on-Chip Concepts

Topic

Programmable logic including FPGA: History, taxonomy, architectures & device examples

“Real World ASIC Design” (Source: NEC Electronics America. Used by permission) ASIC design flow, signal integrity, design size, tests, design for manufacturing (DFM)

System-on-Chip (SoC) Concepts: SoC components, on-chip and off-chip busses, IP blocks

SoC graphics subsystems; SoC design verification

第三階段
Digital System Timing Fundamentals

Topic

Why timing matters. Scaling of wires: The dark side of Moore’s law. Combinational timing modeling and analysis by critical path method

Sequential system timing: Clocks, register timing modeling. Setup and hold path analysis

Delay-locked and phase-locked loops, module port timing characterization (pin timing)

Reset timing: Synchronous or asynchronous? Timing-driven synthesis, timing optimizations: Clock skew and register retiming, static timing analysis.

第四階段
Advanced Digital System Timing

Topic

Synchronization and metastability

Synchronizer design

Multi-clock design techniques, signaling across clock domains

Self-timed logic design

主站蜘蛛池模板: 色8激情欧美成人久久综合电 | 国产精品亚洲综合久久| 国产激情综合在线观看| 国产成人精品综合久久久| 在线综合亚洲欧美网站| 亚洲欧美日韩综合一区二区 | 亚洲国产综合专区在线电影| 伊人色综合久久天天人守人婷| 欧美自拍另类欧美综合图片区| 国产精品 综合 第五页| 大香网伊人久久综合网2020| 伊人久久大香线蕉综合Av| 久久综合成人网| 亚洲VA欧美va国产va综合| 99综合电影在线视频好看| 老色鬼久久亚洲AV综合| 国产精品激情综合久久| 国产成人亚洲综合| 国产精品亚洲综合专区片高清久久久| 丁香婷婷色五月激情综合深爱| 婷婷亚洲综合五月天小说| AV狠狠色丁香婷婷综合久久 | 天天在线综合网| 桃花色综合影院| 国产成人亚洲综合无码精品| 亚洲欧美另类成人综合图片 | HEYZO无码综合国产精品| 五月综合激情婷婷六月色窝| 婷婷色中文字幕综合在线| 伊人青青综合网站| 亚洲欧美日韩综合在线播放| 国产成人综合色在线观看网站| 久久婷婷五月综合色99啪ak| 欧美日韩国产综合新一区| 一本久道久久综合狠狠爱| 激情综合色五月丁香六月欧美| 亚洲色欲色欲综合网站| 亚洲狠狠成人综合网| 亚洲综合精品网站| 人人妻人人狠人人爽天天综合网| 五月婷婷激情综合|